## CLASE 9: ADC

# MICROCONTROLADORES ARM













| n-bit                       | Number of steps | Step size           |  |  |
|-----------------------------|-----------------|---------------------|--|--|
| 8                           | 256             | 5V / 256 = 19.53    |  |  |
|                             |                 | mV                  |  |  |
| 10                          | 1024            | 5V / 1024 = 4.88    |  |  |
|                             |                 | mV                  |  |  |
| 12                          | 4096            | 5V / 4096 = 1.2  mV |  |  |
| 16                          | 65,536          | 5V /65,536 =        |  |  |
|                             |                 | 0.076 mV            |  |  |
| Note: V <sub>ref</sub> = 5V |                 |                     |  |  |





#### A Simultaneous 2-bit ADC





(a) The Relationship between V<sub>in</sub> and D<sub>out</sub>



(b) The internal block diagram of a simple 2-bit ADC













UMAKER | CENTRO DE CAPACITACIÓN DE DESARROLLO TECNOLÓGICO

## Simplified Block Diagram of a TI ADC Module





MIC CON LADC ARM



#### CANALES ANALOGICOS

| ADC Pin | <b>GPIO Pin</b> | Pin Type | Pin Function                |
|---------|-----------------|----------|-----------------------------|
| AIN0    | PE3             | Input    | ADC Analog Input Channel 0  |
| AIN1    | PE2             | Input    | ADC Analog Input Channel 1  |
| AIN2    | PE1             | Input    | ADC Analog Input Channel 2  |
| AIN3    | PE0             | Input    | ADC Analog Input Channel 3  |
| AIN4    | PD3             | Input    | ADC Analog Input Channel 4  |
| AIN5    | PD2             | Input    | ADC Analog Input Channel 5  |
| AIN6    | PD1             | Input    | ADC Analog Input Channel 6  |
| AIN7    | PD0             | Input    | ADC Analog Input Channel 7  |
| AIN8    | PE5             | Input    | ADC Analog Input Channel 8  |
| AIN9    | PE4             | Input    | ADC Analog Input Channel 9  |
| AIN10   | PB4             | Input    | ADC Analog Input Channel 10 |
| AIN11   | PB5             | Input    | ADC Analog Input Channel 11 |

#### PASOS PARA CONFIGURAR UN CANAL

- 1. Habilitar el reloj (RCGCGPIO)
- 2.Establecer el bit correspondiente en (GPIOAFSEL)
- 3.Deshabilitar la función digital (GPIODEN)
- 4.Establecer el bit correspondiente en (GPIOAMSEL)







#### Controles del secuenciador de muestra

El control de muestreo y la captura de datos son manejados por los secuenciadores de muestras. Todos los secuenciadores son idénticos en implementación excepto por el número de muestras que se pueden capturar y longitud de sus FIFO. Cada muestra que se captura se almacena en el FIFO.

| Sequencer | Number of Samples | Depth of FIFO |
|-----------|-------------------|---------------|
| SS3       | 1                 | 1             |
| SS2       | 4                 | 4             |
| SS1       | 4                 | 4             |
| SS0       | 8                 | 8             |

- Cada muestra se define en el registro **ADCSSMUXn** y el control de secuencia de muestra con el registro **ADCSSCTLn**, donde **n** corresponde al numero de secuencia. El muestreo se inicia estableciendo los bits del registro **ADCPSSI**.
- Una vez finalizado el muestreo y la conversión, los resultados son almacenados en los registros FIFO.







# **EJEMPLO**





#### EJEMPLO CONFIGURACION

#define AN1

#define AN2

#define AN8

```
void ADC0_Config(void){
                            GPIO PORT CONFIG
    ******************************
   /*1. enable clock*/
   SYSCTL_RCGCGPIO_R |= SYSCTL_RCGCGPIO_R4;
   while(!(SYSCTL PRGPIO R & SYSCTL PRGPIO R4));
                                                   //GPIOE is ready
   SYSCTL RCGCADC R = SYSCTL RCGCADC R0;
                                                   //ADC0 is ready
   while(!(SYSCTL PRADC R & SYSCTL PRADC R0));
   /*2. Enable AFSEL bits*/
   GPIO_PORTE_AFSEL_R |= AN1 | AN2 | AN8;
   //GPIOE->AFSEL |= AN1 | AN2 | AN8;
   /*3. Clear DEN bit*/
   GPIO PORTE DEN R &=~ (AN1 | AN2 | AN8);
   /*4. Disable the analog isolation circuit */
   GPIO PORTE AMSEL R |= AN1 | AN2 | AN8;
                         Module Initialization
    *******************************
   /*1. source CLOCK of ADC*/
   /*2. application, reconfigure the sample sequencer priorities */
   ADC0_SSPRI_R &=\sim(0x3U<<4);
   ADC0 PC R = 0 \times 01;
                      Sample Sequencer Configuration
    /*1. Disable ASENn bits on ACTSS register*/
   ADC0_ACTSS_R &=~ (ADC_ACTSS_ASEN1 );
   /*2. Configure the trigger event for the sample sequencer in the ADCEMUX register.*/
   ADC0 EMUX R &=\sim(0xF<<4);
   /*3. When using a PWM generator as the trigger source, use the ADC Trigger Source
    (ADCTSSEL) register to specify in which PWM module the generator is located.*/
   /*4. For each sample in the sample sequence, configure the corresponding input source in the
    ADCSSMUXn register.*/
   ADC0_SSMUX1_R = 0x8 < 8 \mid 0x2 < 4 \mid 0x1;
                                              //1st-> AN1, 2nd -> AN2 and 3rd->AN8
   /*5. For each sample in the sample sequence, configure the sample control bits */
   ADCO SSCTL1 R |= 1<<11 | 1<<10 | 1<<9; //TS2 selected, interrupt enable and 3rd sample end
   /*6. If interrupts are to be used, set the corresponding MASK bit in the ADCIM register.*/
   /*7. Enable the sample sequencer logic by setting the corresponding ASENn bit in the ADCACTSS register.*/
   ADCO ACTSS R |= ADC ACTSS ASEN1;
```

MIC

CON

LAD( AF)



UMAKER | CENTRO DE CAPACITACIÓN DE DESARROLLO TECNOLÓGICO

(10<<2)

(1U << 1)

(10<<5)

#### EJEMPLO CONFIGURACION

```
void ADC0_Read(void){
   ADC0_PSSI_R |= ADC_PSSI_SS1;
   while(!(ADC0_RIS_R & ADC_RIS_INR1));
   readVolt = ADC0_SSFIF01_R;
   readLm35 = ADC0_SSFIF01_R;
   readTemp = ADC0_SSFIF01_R;
   ADC0_ISC_R |= ADC_ISC_IN1;
}
```

```
int main(void){
    SYSCTL_RCGCGPIO_R |= 1<<5;
    GPIO_PORTF_DIR_R |= 1<<1;
    GPIO_PORTF_DEN_R |= 1<<1;
    ADC0_Config();
    for(;;){
        ADC0_Read();
        GPIO_PORTF_DATA_R ^= 1<<1;
        delay_ms(50);
    }
}</pre>
```





# UVAKER CENTRO DE CAPACITACIÓN DE DESARROLLO TECNOLÓGICO